半導体パッケージングの基礎、各製造プロセス技術

セミナーに申し込む
オンライン 開催

本セミナーでは、半導体後工程の基礎・各プロセスの技術から注目の2.5D/3Dパッケージングとチップレット技術について、開発当時の失敗や苦労、得られた代表的な知見などを講師の経験も踏まえて解説いたします。

日時

開催予定

プログラム

近年注目されている半導体の後工程、すなわちパッケージング工程は、材料およびプロセスの製造のみならず、評価手法や装置の発展にも多様な歴史と重要なポイントが存在しています。  本セミナーでは、講演者がこれまでに実際に経験し苦労したことを織り交ぜながら基礎的なパッケージングから最新の動向について紹介と解説します。

  1. 半導体パッケージの基礎〜パッケージの進化・発展経緯〜
    1. 始まりはSIPとDIP、プリント板の技術進化に伴いパッケージ形態が多様化
    2. THD (スルーホールデバイス) とSMD (表面実装デバイス)
    3. 各パッケージの紹介
  2. パッケージングプロセス (代表例)
  3. 各製造工程 (プロセス) の技術とキーポイント
    1. 前工程
    2. 封止・モールド工程
    3. 後工程
    4. バンプ・FC (フリップチップ) パッケージの工程
    5. パネルレベルパッケージング
  4. 過去に経験した不具合
    1. チップクラック
    2. ワイヤー断線
    3. パッケージが膨れる・割れる
    4. 実装後、パッケージが剥がれる
  5. 試作・開発時の評価、解析手法の例
    1. とにかく破壊試験と強度確認
    2. MSL (吸湿・リフロー試験)
    3. 機械的試験と温度サイクル試験
  6. RoHS、グリーン対応とサステナビリティ
    1. 鉛フリー対応
    2. ウィスカー評価
    3. 樹脂の難燃材改良
    4. PFAS/PFOA/対応が次の課題
  7. AI基盤を支える2.5D/3Dパッケージとチップレット技術
    1. 2.5D (CoWoS等) ・3Dパッケージの構造
    2. ハイブリッドボンディングと微細バンプ接続
  8. AIの進化とパッケージングの未来
    1. AIデータセンター向け超多ピン・大型パッケージの熱マネジメント
    2. フィジカルAI (自動運転・ロボット) に求められる高信頼性・耐環境性
    3. 光電融合 (CPO:Co-Packaged Optics) 技術とAI通信の高速化

受講料

複数名同時受講割引について

アカデミック割引

日本国内に所在しており、以下に該当する方は、アカデミック割引が適用いただけます。

ライブ配信対応セミナー / アーカイブ配信対応セミナー

ライブ配信セミナーをご希望の場合

アーカイブ配信セミナーをご希望の場合