最近、半導体業界ではAIなどの演算処理能力向上のニーズに応えるため、光電融合技術やチップレット技術の研究開発が盛んになっている。従来の半導体デバイスは、微細化による高集積化により性能向上が図られていた。しかし、性能向上のニーズは微細化の限界を超えたため、デバイスを複数 (チップレット) に分割して半導体パッケージ基板上で電気または光で接続する形態へと変化した。
このようなチップレット・光電融合時代においては、半導体パッケージ基板の配線設計技術の重要性が急速に増している。さらに、半導体パッケージ基板の配線密度は半導体デバイス並みになることが要求されるため、単に配線設計技術が難化するだけでなく、微細配線形成技術と微細接続技術の開発が不可欠である。
そこで本セミナーでは、チップレット・光電融合時代の半導体パッケージ基板を設計技術の立場から解説する。
- 最先端半導体とチップレット
- 微細化と高集積化
- マルチチップモジュールとチップレット
- チップレットの必要性
- 光電融合の必要性
- 大量少品種と少量多品種
- DFMとMFD
- チップレット・光電融合向け半導体パッケージ基板
- 2-xD集積技術
- 3D集積技術
- 光電融合技術
- 高速伝送設計とシミュレーション技術
- 高密度配線を実現する実装技術
- 設計ルールとファンアウト配線
- Re-distribution Layer (RDL) 技術
- 微細接合技術
- 光チップレット技術
- 半導体パッケージ基板の信号品質
- 抵抗、インダクタ、キャパシタとインピーダンス
- 信号の入射と反射
- 信号線路と光導波路
- 信号線路の特性インピーダンス
- 信号線路と光導波路の伝送モード
- 絶縁体材料のDk, Dfと高周波特性への影響
- 配線の微細化と特性インピーダンス
- シングルエンド伝送と差動伝送
- Sパラメータの概念と見方
- クロストークと抑制技術
- アイパターンの概念と見方
- 多値変調技術による高速信号伝送
- チップレット向け高速信号伝送の業界標準UCIe (Universal Chiplet Interconnect Express)
- 半導体パッケージ基板の電源品質
- Power Delivery Network (PDN) インピーダンスの概念とシミュレーションによる等価回路抽出
- PDNインピーダンス低減対策
- 配線層数、配線層の厚みとPDNインピーダンスの関係
- Back Side Power Delivery Network (BSPDN) の概念
案内割引・複数名同時申込割引について
R&D支援センターからの案内登録をご希望の方は、割引特典を受けられます。
案内および割引をご希望される方は、お申込みの際、「案内の希望 (割引適用)」の欄から案内方法をご選択ください。
「案内の希望」をご選択いただいた場合、1名様 36,000円(税別) / 39,600円(税込) で受講いただけます。
複数名で同時に申込いただいた場合、1名様につき 22,500円(税別) / 24,750円(税込) で受講いただけます。
- R&D支援センターからの案内を希望する方
- 1名様でお申し込みの場合 : 1名で 36,000円(税別) / 39,600円(税込)
- 2名様でお申し込みの場合 : 2名で 45,000円(税別) / 49,500円(税込)
- 3名様でお申し込みの場合 : 3名で 67,500円(税別) / 74,250円(税込)
- R&D支援センターからの案内を希望しない方
- 1名様でお申し込みの場合 : 1名で 45,000円(税別) / 49,500円(税込)
- 2名様でお申し込みの場合 : 2名で 90,000円(税別) / 99,000円(税込)
- 3名様でお申し込みの場合 : 3名で 135,000円(税別) / 148,500円(税込)
アーカイブ配信セミナー
- 当日のセミナーを、後日にお手元のPCやスマホ・タブレッドなどからご視聴・学習することができます。
- 配信開始となりましたら、改めてメールでご案内いたします。
- 視聴サイトにログインしていただき、ご視聴いただきます。
- 視聴期間は2026年1月29日〜2月5日を予定しております。
ご視聴いただけなかった場合でも期間延長いたしませんのでご注意ください。