三次元積層チップのテスト技術とテスト容易化設計

再開催を依頼する / 関連するセミナー・出版物を探す
オンライン 開催

本セミナーでは、三次元積層チップのテストに用いられるテスト技術やテスト容易化設計技術について解説いたします。

日時

中止

プログラム

微細化に加えて新たな高集積化技術として複数ICチップを重ねて実装する三次元積層チップが注目されている。三次元積層チップの製造では従来のICチップ単体のテストに加えて、接続に用いるシリコン貫通ビア (TSV) のテストや積層チップ間の接続テストなど複雑なテスト工程が必要となる。また、テストの高信頼化・効率化のためのテスト容易化設計が必須である。  本講座では、三次元積層チップのテストに用いられるテスト技術やテスト容易化設計技術について解説する。

  1. 三次元積層チップの概要
    1. なぜICチップを積層するか
    2. 3D, 2.5D, チップレット実装
    3. チップ間の接続
      • シリコン貫通ビア (TSV)
      • マイクロバンプ
      • インターポーザ
    4. チップの積層工程
  2. 三次元積層チップのテスト技術
    1. ICチップのテストとは
    2. 欠陥と故障モデル
    3. ICチップ内部およびICチップ間接続のテスト技術
    4. チップ積層時のテスト工程
  3. 三次元積層チップのテスト容易化設計
    1. テスト容易とは
    2. 代表的なテスト容易化設計 (DFT)
      1. スキャン設計
      2. バウンダリスキャン
      3. BIST
      4. テストポイント挿入
    3. 三次元積層チップ向けのテスト容易化設計
    4. 高信頼化へ向けてのテスト容易化設計
  4. まとめ

受講料

複数名同時受講割引について

アカデミック割引

日本国内に所在しており、以下に該当する方は、アカデミック割引が適用いただけます。

ライブ配信対応セミナー / アーカイブ配信対応セミナー

ライブ配信セミナーをご希望の場合

アーカイブ配信セミナーをご希望の場合