本セミナーでは、SiCのMOS界面特性を評価する手法、界面欠陥低減技術について解説いたします。また、Siとは異なったSiCのMOS界面の理解も深めていただきます。
近年、電力変換における損失を低減するために、パワー半導体 (パワーデバイス) の低損失化が求められている。既存のSiパワーデバイスのさらなる低損失化は非常に困難であり、ワイドギャップ半導体、中でもSiCを用いたパワーデバイスが注目を集めている。SiCショットキーダイオード (SBD) に続き、SiCパワーMOSFETの市販も始まっている。しかし、まだSiCの特性を十分に活かした性能が得られているとは言い難く、MOS界面 (酸化膜/SiC界面) の高品質化が鍵となる。 本セミナーでは、SiCのMOS界面特性を評価する手法について、そしてこれまでに開発されてきた界面欠陥低減技術について解説する。SiCの種々の結晶面のMOS界面特性についても触れる。Si-MOSデバイスの開発で培われてきた界面評価技術・欠陥低減技術は、SiC-MOSデバイスに対してそのまま適用してもうまくいかない。Siとは異なったSiCのMOS界面への理解を深め、SiCパワーMOSFETの開発に活かしていただきたい。