IoT、AI、5G/ポスト5G、自動運転、ロボティックスなどのデジタル社会を支える重要基盤であるマイクロプロセッサ (MPU/CPU) やDRAM、NAND、パワーデバイスなどに代表される先端半導体デバイスにおいて、デバイスを構成する微細トランジスタ同士を接続して論理回路を構成する多層配線に対する微細化、高密度化、低抵抗化、低容量化、高信頼化の要求が益々厳しさを増している。配線寸法やViaホール径の微細化に伴う配線・Via抵抗及び配線間容量の増大や、これらに伴う信号伝搬遅延と消費電力の増加、信頼性の低下は世代とともに極めて深刻になりつつある。
そこで、本講ではこれまでの多層配線技術の歴史的変遷を振り返るとともに、Cuダマシン配線の製造プロセスや微細化に伴う配線抵抗増大の課題について詳しく解説した上で、Cu代替金属材料 (Co、Ru、Mnなど) やナノカーボン材料 (CNT、グラフェン) の最新の開発動向について述べる。
また、Cu配線を取り囲む誘電材料 (絶縁膜) として、配線間容量低減のために低誘電率 (Low-k) 材料を導入した経緯や課題、更なるLow-k化のための多孔質 (Porous) 材料の課題と対策、究極のLow-k技術であるAir-Gap (中空) 技術についても詳細に述べる。
さらに、配線長を大幅に短縮化でき、超ワイドバス化や大容量・高速の信号伝送が可能になるSi貫通孔 (TSV) やウエハレベル貼合プロセスを用いたメモリデバイスの3次元積層化や、複数の半導体チップ (或いは従来のSoC (System on Chip) チップを機能ごとに分割したチップレット) をパッケージ基板上に近接配置して高性能システムを構成する異種デバイス集積化 (チップレットインテグレーション) についても詳しく解説する。
- 多層配線技術の役割とスケーリング、材料・構造・プロセスの変遷
- 多層配線の役割と要求、階層構造、フロアプランの実例
- 配線長分布と配線階層 (Local、Intermediate、(Semi-) Global) 毎のRC寄与度の違い
- 下層 (Local) ・中層 (Intermediate) 及び上層 ( (Semi-) Global) 配線のスケーリング理論
- 多層配線技術の進化の足跡
- 配線・コンタクト・Viaホールの材料・構造・プロセスの変遷
- 微細Cuダマシン配線技術及びPost-Cu配線形成技術の基礎〜最新動向
- 配線プロセスの変遷 (Al-RIE⇒Cuダマシン)
- 金属材料の物性比較とCu選定の考え方
- Cu酸化拡散防止膜 (バリアメタル) の要件と材料候補 (Ta(N), Ti(N), Nb(N), W(N) )
- Ta (N) の課題 (対Cu濡れ性、対酸化性) とTi (N) の優位性
- バリアメタル及びSeedスパッタ法の変遷と課題
- CVD-Ru、Co、RuCoライナーによるCu埋め込み性の改善
- Mnを利用した超薄膜バリア (MnSixOy) 自己形成技術
- Cu電解めっきプロセスの概要と無電解法、Cuリフロー法、MOCVD法との比較、Additiveの重要性、役割、選定手法
- CMPプロセスの概要と研磨スラリーの種類、適用工程の拡大
- Cu-CMにおける低機械強度Low-k対応施策
- Cuダマシン配線における微細化・薄膜化による抵抗増大
- 平均自由行程からみたCu代替金属材料候補の考え方
- W、Co、Ru、Mo、Ni、Al2Cu、NiAl、CuMgなどの最新開発動向から見た有力候補
- 金属配線の微細化限界についての考察とナノカーボン材料への期待
- 多層CNT (MWCNT) によるViaホールへの埋め込みと課題
- 多層グラフェン (MLG) による微細配線形成と低抵抗化検討結果
- 低誘電率 (Low-k/Air-Gap) 絶縁膜形成技術の基礎〜最新動向
- Cu配線に用いられている絶縁膜の種類と役割
- 各種配線パラメータの容量に対する感度解析結果
- ITRS (国際半導体技術ロードマップ委員会) Low-kロードマップの課題と大改訂
- 比誘電率 (k) 低減化の手法と材料候補
- 層間絶縁膜 (ILD) 構造の比較検討 (Monolithic vs. Hybrid)
- 材料物性から見たLow-k材料の課題 (低機械強度、低プラズマダメージ耐性など)
- Porous材料におけるPore分布の改善とEB/UV-Cure技術の適用効果
- Porous材料におけるダメージ修復技術の効果
- Pore後作りプロセスの提案とLow-k材料の適用限界の考察
- Air-Gap技術の導入の考え方と構造・方式の比較、課題、現実的な解
- ウエハ裏面への電源供給配線網 (BS-PDN、PowerVia、SPR) の形成技術の最新動向
- ウエハ裏面への電源供給配線網 (BS-PDN) 形成の経緯・背景と特徴、課題
- 埋め込み電源線 (BPR) と裏面の電源供給配線網 (BS-PDN) の接続形態と構造
- BS-PDNを形成するための貼合プロセス例と接続断面構造
- BS-PDNにおける回路ブロック面積及びIRドロップの低減効果
- IntelによるPoweViaの概要と特徴、テストチップの評価結果、20A世代からの採用計画
- TSMCもA16世代からSPRを採用へ、Samsungも2nm世代 (SF2Z) からBSPDNを採用へ
- 2.5D/3Dデバイス集積化技術の基礎〜最新動向
- Si貫通孔 (TSV) によるデバイス集積化のメリット
- TSVを用いた3次元チップ積層の実例 (DRAM/HBM、NAND/SSD)
- メモリデバイスにおける積層化ロードマップ (チップ積層⇒ウエハ積層 (貼合) )
- ウエハレベル貼合技術の種類と比較、有力候補
- ウエハレベル貼合技術の課題と対策
- チップレット技術による異種デバイス集積化とMooreの法則の継続
- 各種チップレット技術の概要と特徴
- CoWoS
- InFO
- EMIB
- Foverosなど
- 各社のチップレット技術の整理と業界団体「UCIe」の設立
- 国内のコンソーシアム設立の動き
- PSB
- BB Cube 3D
- ASRA
- SATAS
- ウエハレベルパッケージ (FO-WLP) 技術の特長と変遷、代表的なプロセス
- FO-WLPとPLPの使い分け、FO-PLPの要求仕様
- FO-PLPにおける微細再配線 (RDL) の低コスト形成プロセスの候補
- 5G以降の高周波対応低伝送損失絶縁材料の候補
- パッケージ基板の最新開発動向 (樹脂・シリコン基板⇒ガラス基板)
- CoC、CoW、WoWの主要アプリとPros/Cons、先進パッケージ技術のロードマップと市場動向
- 総括
複数名受講割引
- 2名様以上でお申込みの場合、1名あたり 25,000円(税別) / 27,500円(税込) で受講いただけます。
- 1名様でお申し込みの場合 : 1名で 38,200円(税別) / 42,020円(税込)
- 2名様でお申し込みの場合 : 2名で 50,000円(税別) / 55,000円(税込)
- 3名様でお申し込みの場合 : 3名で 75,000円(税別) / 82,500円(税込)
- 同一法人内 (グループ会社でも可) による複数名同時申込みのみ適用いたします。
- 受講券、請求書は、代表者にご郵送いたします。
- 請求書および領収書は1名様ごとに発行可能です。
申込みフォームの通信欄に「請求書1名ごと発行」とご記入ください。
- 他の割引は併用できません。
- サイエンス&テクノロジー社の「2名同時申込みで1名分無料」価格を適用しています。
アカデミー割引
教員、学生および医療従事者はアカデミー割引価格にて受講いただけます。
- 1名様あたり 10,000円(税別) / 11,000円(税込)
- 企業に属している方(出向または派遣の方も含む)は、対象外です。
- お申込み者が大学所属名でも企業名義でお支払いの場合、対象外です。
ライブ配信セミナーについて
- 本セミナーは「Zoom」を使ったライブ配信セミナーとなります。
- お申し込み前に、 視聴環境 と テストミーティングへの参加手順 をご確認いただき、 テストミーティング にて動作確認をお願いいたします。
- 開催日前に、接続先URL、ミーティングID、パスワードを別途ご連絡いたします。
- セミナー開催日時に、視聴サイトにログインしていただき、ご視聴ください。
- セミナー資料は、PDFファイルをダウンロードいただきます。
- ご自宅への書類送付を希望の方は、通信欄にご住所・宛先などをご記入ください。
- タブレットやスマートフォンでも受講可能ですが、機能が制限される場合があります。
- ご視聴は、お申込み者様ご自身での視聴のみに限らせていただきます。不特定多数でご覧いただくことはご遠慮下さい。
- 講義の録音、録画などの行為や、権利者の許可なくテキスト資料、講演データの複製、転用、販売などの二次利用することを固く禁じます。
- Zoomのグループにパスワードを設定しています。お申込者以外の参加を防ぐため、パスワードを外部に漏洩しないでください。
万が一、部外者が侵入した場合は管理者側で部外者の退出あるいはセミナーを終了いたします。