先端半導体パッケージング技術の最新動向と課題

再開催を依頼する / 関連するセミナー・出版物を探す
オンライン 開催

本セミナーでは、半導体パッケージングについて取り上げ、半導体パッケージングの基礎から、水平分業の現状、Globalな見地から業界の最新動向について解説いたします。

日時

開催予定

プログラム

5G時代の本格的到来の中、高速・大容量通信/データ処理がもとめられるデジタル型社会において必要不可欠とされる半導体、その実装技術に焦点を当て、現状と課題を探る。  実装技術の変遷、5G時代に求められるコアテクノロジー、FOWLPや2.5Dなどの新しいパッケージング技術について、事例を紹介しながら解説する。  ムーアの法則、半導体の微細化による性能向上の限界が危惧されている中で、飛躍的に増大するテータ・情報量に対応すべく、 HPC やAI対応のソリューションとして注目を集めている、Multi-Die Solution/Chip-letについて、その現状と課題について考察する。  System Integrationの本命はSoC (ワンチップ化) か、Multi-Dieか、Silicon-Dieの分割/小形化、Chip-letの採用で期待される効果などを解説し、事例を紹介しながら課題について検討する。  6G時代の到来を見据え、加速する『デジタル化社会』における我が国 (日本) の取り組みに焦点を当て、半導体および関連産業の重要性について考える。

  1. 背景
    1. Beyond5G、6Gを目指して
    2. 情報爆発/処理データの増大と、半導体に求められる性能向上
    3. More-MooreかMore-Than-Mooreか
  2. エレクトロニクス/半導体実装の現状
    1. 実装技術の変遷と現状
    2. System Integrationとは
    3. 業界の水平分業化
  3. 新しい実装技術の提案、現状と課題、各社の事例
    1. Flip Chip/Wire Bonding Package
    2. Fan-Out Package
    3. Embedded Technology
    4. 2.1/2.3/2.5/3D Package
    5. 5Gから6Gへ、要求される実装技術
  4. 『チップレット』への取り組み
    1. Chip-letとは
    2. ダイの小形化による効果とチップレット
  5. Chip-let/Multi Die Solutionの現状
    1. Intel
    2. TSMC
    3. Samsung
    4. AMD
    5. Others
      • Huawei
      • Baidu
      • Fujitsu
      • アオイ電子工業
  6. Beyond 5Gに向けての取り組みと課題
    1. どのように付けるか (Inter-connection)
    2. どのように繋ぐか
      • Wiring
      • Networking
    3. 実用・量産 (アッセンブリなど) のための課題は
    4. 最先端半導体、性能を決めるSubstrate/Interposer基板
    5. 日本の『半導体/デジタル戦略』と取り組み
    6. 日の丸半導体の離陸、LSTC/Rapidusuは復活の起爆剤となるか
  7. Summary

受講料

複数名同時受講割引について

アカデミック割引

日本国内に所在しており、以下に該当する方は、アカデミック割引が適用いただけます。

ライブ配信セミナーについて