最新のプロセッサ製品は機能別に分割した複数の異種チップとメモリをSiインタポーザやSiPに集積する”チップレット”構造を採用し始め、モジュール性能向上へ拡張する半導体パッケージの役割の変化が顕在化しています。さらに、パネルレベルパッケージプロセスは既存のパッケージ基板、PCB、LCDパネルの業態の変化を促し、新たなエコシステムを構築しつつあります。
本セミナーでは、半導体デバイス集積化の基幹技術であるMicro-Bump、再配線、TSV、FOWLP、三次元デバイス積層のプロセスの基礎を再訪し、再配線の微細化、FOWLP/PLPの三次元化の課題を整理しながら、異種デバイスの三次元集積化を見据えた今後の市場動向と技術動向を展望します。
- 半導体パッケージの役割の変化
- 後工程の前工程化
- 中間領域プロセスによる価値創出事例
- チップレットSiP
- 三次元集積化デバイス形成プロセス技術と最新動向
- 広帯域メモリチップとロジックチップの積層化
- Logic-on-DRAM SoCデバイス
- InFO POP
- 2.5Dインテグレーション
- 中間領域の基幹プロセスの基礎と留意点
- 再配線形成プロセス
- マイクロバンプ形成プロセス
- TSV形成プロセス (via middle, back side via)
- 再配線の微細化の課題
- 再配線と絶縁樹脂膜の界面
- 絶縁樹脂膜の平坦化
- LSIダマシン配線と再配線の構造比較
- Fan-Out型パッケージプロセス技術と最新動向
- FOWLPプロセスの基礎と留意点
- Chip FirstとRDL First
- 再構成モールド樹脂基板の反りとチップシフト
- プロセスインテグレーション課題
- FOWLPのコスト構造参考事例
- 三次元FOWLPのThrough Mold Interconnect (TMI)
- CuピラーTMI
- 垂直ワイヤーボンドTMI
- 感光性モールドによるTMIと再配線の一括形成
- Fan-Out Panel Level Package (FOPLP) の課題
- 量産化へ向けて克服すべき課題
- 装置開発事例
- 半導体パッケージの開発動向及び市場動向
- 三次元集積化開発の動向
- Hybrid Panel FOによるメモリ多段積層
- ウエーハ積層による異種デバイス集積化
- CoWによる異種デバイス集積化
- 最近の市場概観5.3今後の商流と事業主体の変化
- まとめ Q&A
案内割引・複数名同時申込割引について
シーエムシーリサーチからの案内をご希望の方は、割引特典を受けられます。
また、2名以上同時申込で全員案内登録をしていただいた場合、1名様あたり半額の 18,500円(税別) / 20,350円(税込)となります。
- Eメール案内を希望する方
- 1名様でお申し込みの場合 : 1名で 37,000円(税別) / 40,700円(税込)
- 2名様でお申し込みの場合 : 2名で 37,000円(税別) / 40,700円(税込)
- 3名様でお申し込みの場合 : 3名で 55,500円(税別) / 61,050円(税込)
- Eメール案内を希望しない方
- 1名様でお申し込みの場合 : 1名で 42,000円(税別) / 46,200円(税込)
- 2名様でお申し込みの場合 : 2名で 84,000円(税別) / 92,400円(税込)
- 3名様でお申し込みの場合 : 3名で 126,000円(税別) / 138,600円(税込)
アカデミック割引
- 1名様あたり 24,000円(税別) / 26,400円(税込)
学校教育法にて規定された国、地方公共団体、および学校法人格を有する大学、大学院の教員、学生に限ります。